lmk0461x器件系列是业界最高性能和最低的功率抖动JESD204B支持清洁。16时钟输出可配置为驱动八个JESD204B转换器或其它逻辑器件使用的设备和sysref钟。第十七输出可配置为提供从外部VCXO从PLL2或复制一个信号。
功能完全集成PLL1和PLL2环路滤波器,大量集成LDO,数字和模拟延迟,灵活的电源输出3.3V,2.5V和1.8V以及选择生成多个sysref域同时使得设备易于使用。 不限于市场应用的17个输出可以配置为传统的时钟系统。
产品介绍
技术参数
产品型号
lmk0461x器件系列是业界最高性能和最低的功率抖动JESD204B支持清洁。16时钟输出可配置为驱动八个JESD204B转换器或其它逻辑器件使用的设备和sysref钟。第十七输出可配置为提供从外部VCXO从PLL2或复制一个信号。
功能完全集成PLL1和PLL2环路滤波器,大量集成LDO,数字和模拟延迟,灵活的电源输出3.3V,2.5V和1.8V以及选择生成多个sysref域同时使得设备易于使用。 不限于市场应用的17个输出可以配置为传统的时钟系统。
双环锁相环结构
65 fs rms抖动(10千赫至20兆赫)
85 fs rms抖动(100赫兹到20兆赫)
–165 dBc / Hz的频率在122.88 MHz的底噪声
JESD204B支持
单发脉冲和连续sysref
8个频率组的16差分输出时钟
可编程输出摆幅700 mVpp 1600 mVpp之间
对每个输出可配置为sysref时钟输出
16位信道分配器
25千赫频率最低sysref
最大输出频率为2千兆赫
精密数字延时,动态可调
数字延迟(DDLY)的½×时钟分配路径的频率(2 GHz最大)
60步Analog Delay
50%占空比输出,1到65535
(偶数和奇数)
4参考输入
保持模式,当输入丢失
自动和手动切换模式
信号丢失(LOS)检测
16输出有功1.05-w典型功耗
操作通常从1.8V(输出、输入)和3.3V供应(数字、PLL1,pll2_osc,PLL2核心)
全集成可编程环路滤波器
PLL2
PLL2相位检测器的速度高达250兆赫
OSCIN倍频器
集成低噪声压控振荡器
内部功率调节:比–80dbc PSRR在122.88-mhz差动输出VDDO
3 -或4线SPI接口(4线是默认的)
–40ºC + 85ºC工业环境温度
支持105ºC PCB温度(热垫测量)
lmk04616:10毫米10毫米×nfbga-144封装毫米间距